|
Pablo Estévez V.
Ing. Civil Electricista, U. de Chile (1981)
M. Eng, U. de Tokyo, Japón (1992)
Ph. D, U. de Tokyo, Japón (1995)
|
Name | : |
Pablo Estévez V. |
Address | : |
Departamento de Ingeniería Eléctrica
Av. Tupper 2007
6513027 Santiago
C H I L E |
Telephone | : |
(+562) 678-4211 / (+562) 678-4207 |
Fax | : |
(+562) 695-3881 |
E-mail | : |
pestevez@cec.uchile.cl |
Pablo Estévez trabajó desde 1990 hasta 1995 en el Instituto de Investigación Avanzada en Ciencia y Tecnología de la Universidad de Tokio, Japón. En 1995 hizo una estadía de tres meses en los Laboratorios de la Nippon Telegraph and Telephone (NTT) en Kioto. Posteriormente ha realizado estadías de investigación en la Ecole Normale Superieure de Lyon en Francia, en 1996 y 1997. Actualmente se desempeña como Profesor Asistente del Departamento de Ingeniería Eléctrica de la Universidad de Chile. Entre sus líneas de investigación destacan: Aplicación de Redes Neuronales a Problemas de Clasificación y Predicción, Aprendizaje en Redes Neuronales Modulares, Paralelización de Redes Neuronales, Aplicación de Algoritmos Genéticos al Diseño Optimo de Redes Neuronales, y Selección de Entradas mediante Algoritmos Genéticos. El Dr. Estévez es profesor de los cursos EM753 Teoría de Redes Neuronales y EM754 Computación Evolucionaria. El Dr. Estévez es miembro de la INNS desde 1990 y de la IEEE desde 1998.
|
CURRICULUM
PUBLICACIONES
TEMAS DE INVESTIGACIÓN
CURSOS DICTADOS
TEMAS DE MEMORIA
PÁGINA PERSONAL
|